# Interrupciones en las CPU Cortex-M y en el LPC4088 Diseño Basado en Microprocesadores

Víctor Manuel Sánchez Corbacho

Dpto. de Automática, Electrónica, Arquitectura y Redes de Computadores

2016

#### Contenido

- 1 Métodos de respuesta a eventos: sondeo e interrupciones
- 2 Excepciones
- 3 Excepciones e interrupciones en las CPU ARM Cortex-M
- 4 El controlador de interrupciones NVIC
- 6 Registros PRIMASK, FAULTMASK y BASEPRI
- 6 Tabla de vectores de excepción
- 7 Modos de operación del procesador
- 8 Secuencia simplificada de atención a una excepción
- 9 Funciones CMSIS de manejo de interrupciones
- Interrupciones del LPC4088
- Manejadores de excepciones e interrupciones en C



# Métodos de respuesta a eventos. Sondeo.

- Las aplicaciones con  $\mu$ C deben responder a eventos que se producen en el mundo exterior y generar respuestas adecuadas.
- Una solución es comprobar regularmente la presencia de eventos.
  - ⇒ Método de sondeo (polling).
- Pero en algunos casos el retardo puede ser inaceptable.



# Diagrama flujo sondeo. Un dispositivo.



# Diagrama flujo sondeo. Varios dispositivos.



# Métodos de respuesta a eventos. Interrupciones.

- Las interrupciones son eventos generados por un dispositivo hardware que cambian el flujo del programa.
- Cuando un dispositivo hardware necesita atención de la CPU:
  - 1. El dispositivo activa una señal de petición de interrupción.
  - 2. La CPU suspende la tarea que esté ejecutando en ese momento.
  - La CPU ejecuta una rutina de servicio de interrupción (ISR) o manejador de interrupción para atender al dispositivo.
  - 4. Después de ejecutar la ISR, la CPU retoma la tarea suspendida por el mismo punto donde se interrumpió.



# Organización en bucle principal e interrupciones

- Las tareas que no conllevan respuestas rápidas se ejecutan en el bucle principal de la aplicación.
- Los dispositivos que requieren una respuesta rápida se atienden mediante interrupciones.



## Ahorro de energía con modo sleep e interrupciones

- El microcontrolador pasa la mayor parte del tiempo durmiendo en un modo de ahorro de energía (modos sleep o power-down).
- El microcontrolador *despierta* cuando un dispositivo que necesita atención genera una interrupción.
- Después de atender al dispositivo, el microcontrolador vuelve a dormir.



## Habilitación/deshabilitación de interrupciones

- Las interrupciones pueden deshabilitarse temporalmente para llevar a cabo una operación que no debe ser interrumpida: sección crítica.
- Las peticiones de interrupción recibidas pueden ser atendidas posteriormente cuando las interrupciones se habiliten de nuevo.



# Jerarquía de interrupciones



# Jerarquía de interrupciones



### Excepciones

- Una excepción es una circunstancia anómala que surge durante la ejecución del programa.
- Son causas internas al programa, no externas como las interrupciones.
- Ejemplos de causas de excepciones:
  - Intento de ejecución de una instrucción no válida.
  - Acceso a una zona de memoria protegida.
  - División por 0.
- Cuando se produce una excepción, el programa actual se suspende y la CPU ejecuta una función manejadora de excepción.
- Después de resolver el problema (si es posible) el manejador de excepción continua el programa suspendido.

#### Excepciones e interrupciones en las CPU ARM Cortex-M

- Sólo estudiaremos los detalles básicos.
  - Para ampliar: The Definitive Guide to ARM Cortex-M3 and Cortex-M4 Processors, Joseph Yiu.
- Las CPU Cortex-M pueden procesar:
  - Excepciones del sistema.
  - Interrupciones.
- Las interrupciones son consideradas un tipo de excepción.
- Cada excepción tiene asignado un número entre 1 y 255.
  - Los números 1 a 15 están reservados para las excepciones del sistema.
  - Los números 16 a 255 se usan para interrupciones.
- Cada excepción/interrupción tiene asociado un número de prioridad (fijo o programable).
  - Cuanto más bajo es número de prioridad, mayor es el nivel de prioridad.

# Lista de excepciones de las CPU ARM Cortex-M3/M4

| Nº excep. | Tipo excepción   | Prioridad        | Descripción                     |
|-----------|------------------|------------------|---------------------------------|
| 1         | Reset            | –3 (la más alta) | Reset                           |
| 2         | NMI              | -2               | Interrupción no enmascarable    |
| 3         | Hard Fault       | -1               | Manejador de fallas por defecto |
| 4         | MemManage Fault  | Programable      | Falla del sistema de memoria    |
| 5         | Bus Fault        | Programable      | Falla del sistema de buses      |
| 6         | Usage Fault      | Programable      | Instrucción no válida           |
| 7–10      | Reservados       | _                | _                               |
| 11        | SVC              | Programable      | Llamada al supervisor           |
| 12        | Debug monitor    | Programable      | Evento de depuración            |
| 13        | Reservado        | _                | _                               |
| 14        | PendSV           | Programable      | Llamada de servicio pendiente   |
| 15        | SYSTICK          | Programable      | Temporizador System Tick        |
| 16        | Interrupción 0   | Programable      | Int. de periférico o exterior   |
| 17        | Interrupción 1   | Programable      | Int. de periférico o exterior   |
|           | ***              |                  |                                 |
| 255       | Interrupción 239 | Programable      | Int. de periférico o exterior   |

## La interrupción no enmascarable NMI

- Interrupción no enmascarable (Non-Maskable Interrupt).
- Es la interrupción/excepción de más alta prioridad salvo el Reset.
- No enmascarable significa que no se puede deshabilitar.
- Se usa para atender eventos críticos, por ejemplo un fallo en la alimentación del sistema.

# El controlador de interrupciones NVIC

- En las CPU Cortex-M las interrupciones y excepciones son gestionadas por el NVIC (Nested Vectored Interrupt Controller).
- Las funciones del NVIC son:
  - Permite habilitar/deshabilitar selectivamente cada interrupción.
  - Permite definir la prioridad de cada interrupción.
  - Recibe las señales de interrupción y excepciones de sistema y las gestiona en función de su estado de habilitación y prioridad.
- La habilitación/deshabilitación y prioridad de las excepciones de sistema no dependen del NVIC sino del SCB (System Control Block).

# Diagrama del controlador de interrupciones NVIC



## Registros del NVIC del LPC4088

Table 51. NVIC register map

| Table of. | it vio register map                                                                                                         |        |             |                     |           |
|-----------|-----------------------------------------------------------------------------------------------------------------------------|--------|-------------|---------------------|-----------|
| Name      | Description                                                                                                                 | Access | Reset value | Address             | Table     |
| ISER0 to  | Interrupt Set-Enable Registers. These registers allow enabling                                                              | RW     | 0           | ISER0 - 0xE000 E100 | 52        |
| ISER1     | interrupts and reading back the interrupt enables for specific peripheral functions.                                        |        |             | ISER1 - 0xE000 E104 | <u>53</u> |
| ICER0 to  | Interrupt Clear-Enable Registers. These registers allow                                                                     | RW     | 0           | ICER0 - 0xE000 E180 | 54        |
| ICER1     | disabling interrupts and reading back the interrupt enables for specific peripheral functions.                              |        |             | ICER1 - 0xE000 E184 | <u>55</u> |
| ISPR0 to  | Interrupt Set-Pending Registers. These registers allow                                                                      | RW     | 0           | ISPR0 - 0xE000 E200 | 56        |
| ISPR1     | changing the interrupt state to pending and reading back the interrupt pending state for specific peripheral functions.     |        |             | ISPR1 - 0xE000 E204 | <u>57</u> |
| ICPR0 to  | Interrupt Clear-Pending Registers. These registers allow                                                                    | RW     | 0           | ICPR0 - 0xE000 E280 | 58        |
| ICPR1     | changing the interrupt state to not pending and reading back the interrupt pending state for specific peripheral functions. |        |             | ICPR1 - 0xE000 E284 | <u>59</u> |
| IABR0 to  | Interrupt Active Bit Registers. These registers allow reading the                                                           | RO     | 0           | IABR0 - 0xE000 E300 | 60        |
| IABR1     | current interrupt active state for specific peripheral functions.                                                           |        |             | IABR1 - 0xE000 E304 | 61        |
| IPR0 to   | Interrupt Priority Registers. These registers allow assigning a                                                             | RW     | 0           | IPR0 - 0xE000 E400  | 62        |
| IPR10     | priority to each interrupt. Each register contains the 5-bit priority fields for 4 interrupts.                              |        |             | IPR1 - 0xE000 E404  | 63        |
|           | neids for 4 interrupts.                                                                                                     |        |             | IPR2 - 0xE000 E408  | 64        |
|           |                                                                                                                             |        |             | IPR3 - 0xE000 E40C  | 65        |
|           |                                                                                                                             |        |             | IPR4 - 0xE000 E410  | 66        |
|           |                                                                                                                             |        |             | IPR5 - 0xE000 E414  | 67        |
|           |                                                                                                                             |        |             | IPR6 - 0xE000 E418  | 68        |
|           |                                                                                                                             |        |             | IPR7 - 0xE000 E41C  | <u>69</u> |
|           |                                                                                                                             |        |             | IPR8 - 0xE000 E420  | 70        |
|           |                                                                                                                             |        |             | IPR9 - 0xE000 E424  | 71        |
|           |                                                                                                                             |        |             | IPR10 - 0xE000 E428 | 72        |
| STIR      | Software Trigger Interrupt Register. This register allows software to generate an interrupt.                                | WO     | -           | STIR - 0xE000 EF00  | <u>73</u> |

# Registros de selección de prioridad en el NVIC

- La prioridad de cada interrupción se ajusta mediante los registros IPR del NVIC (cada uno con 4 campos de 8 bits para 4 interrupciones).
- La prioridad es más alta cuanto más bajo es el valor prioridad.
- La prioridad más alta es la 0.
- El número de bits de los registros de prioridad lo determina el fabricante del microcontrolador.
- En el LPC4088 los campos de prioridad tienen implementados 5 bits:
  - Existen 32 niveles de prioridad diferentes.
  - Prioridad más alta: 0
  - Prioridad más baja: 31 (valor en el registro > 248).

| Implementado |       |       |       |       | No im | pleme | ntado |
|--------------|-------|-------|-------|-------|-------|-------|-------|
| Bit 7        | Bit 6 | Bit 5 | Bit 4 | Bit 3 | Bit 2 | Bit 1 | Bit 0 |

# Registros PRIMASK, FAULTMASK y BASEPRI



- PRIMASK: si está a 1 deshabilita todas las interrupciones y excepciones, salvo Reset, NMI y HardFault. A 1 tras el reset.
- **FAULTMASK**: si está a 1, deshabilita todas las interrupciones y excepciones, salvo Reset y NMI. A 0 tras el reset.
- BASEPRI: si ≠ 0, deshabilita interrupciones con número de prioridad mayor o igual que su valor. A 0 tras el reset.

#### Tabla de vectores de excepción

- Cuando acepta una interrupción/excepción, la CPU necesita conocer dónde está el manejador de interrupción/excepción apropiado.
- La tabla de vectores de excepción guarda la dirección de comienzo de cada manejador de interrupción/excepción.
- Por defecto, la tabla de vectores de excepción está situada en la dirección 0 (reubicable mediante el registro VTOR).
- La herramienta de desarrollo define automáticamente su contenido



Note: LSB of each vector must be set to 1 to indicate Thumb state

# Modos de operación del procesador



# Secuencia simplificada de atención a una excepción

#### Condiciones de aceptación:

- El procesador está ejecutando (no detenido o en reset).
- La excepción/interrupción está habilitada.
- La excepción/interrupción tiene mayor prioridad que el nivel actual.
- La excepción/interrupción no está enmascarada por PRIMASK, FAULTMASK o BASEPRI.

#### Secuencia de entrada (por hardware):

- 1. Se guardan en la pila varios registros de la CPU.
- 2. Se obtiene la dirección del vector de interrupción.
- 3. Actualización de los registros del NVIC, PSR, LR, PC y SP.
- 4. Comienzan a ejecutarse las instrucciones del manejador.

#### • Secuencia de salida (por hardware):

- 1. Se recuperan de la pila los registros de la CPU guardados.
- 2. Actualización de los registros del NVIC, PSR, LR, PC y SP.
- 3. Se prosigue la ejecución del programa interrumpido.



#### El estándar CMSIS

- CMSIS: Cortex Microcontroller Software Interface Standard
- Conjunto de funciones desarrolladas por ARM para estandarizar la forma de acceder a los recursos del procesador y los periféricos de los microcontroladores con CPU Cortex-M.
- Incluye funciones para facilitar la programación del NVIC.
  - Usaremos estas funciones en lugar de acceder directamente a los registros del NVIC.

# Funciones CMSIS para acceder al NVIC

- void NVIC\_SetPriorityGrouping(uint32\_t PriorityGroup)
- uint32\_t NVIC\_GetPriorityGrouping(void)
- void NVIC\_EnableIRQ(IRQn\_Type IRQn)
- void NVIC\_DisableIRQ(IRQn\_Type IRQn)
- uint32\_t NVIC\_GetPendingIRQ(IRQn\_Type IRQn)
- void NVIC\_SetPendingIRQ(IRQn\_Type IRQn)
- void NVIC\_ClearPendingIRQ(IRQn\_Type IRQn)
- uint32\_t NVIC\_GetActive(IRQn\_Type IRQn)
- void NVIC\_SetPriority(IRQn\_Type IRQn, uint32\_t priority)
- uint32\_t NVIC\_GetPriority(IRQn\_Type IRQn)
- uint32\_t NVIC\_EncodePriority(uint32\_t PriorityGroup, uint32\_t PreemptPriority, uint32\_t SubPriority)
- void NVIC\_DecodePriority(uint32\_t Priority, uint32\_t PriorityGroup, uint32\_t \*pPreemptPriority, uint32\_t \*pSubPriority)
- void NVIC\_SystemReset(void)

# Funciones CMSIS para acceder a PRIMASK, FAULTMASK y BASEPRI

#### BASEPRI

- void \_\_enable\_irq(void)
- void \_\_disable\_irq(void)
- void \_\_set\_PRIMASK(uint32\_t priMask)
- uint32\_t \_\_get\_PRIMASK(void)

#### FAULTMASK

- void \_\_set\_FAULTMASK(uint32\_t faultMask)
- unint32\_t \_\_get\_FAULTMASK(void)

#### BASEPRI

- void \_\_set\_BASEPRI(uint32\_t basePri)
- unint32\_t \_\_get\_BASEPRI(void)

# Funciones que usaremos más

- void NVIC\_EnableIRQ(IRQn\_Type IRQn)
   Habilitar la interrupción indicada por IRQn.
- void NVIC\_DisableIRQ(IRQn\_Type IRQn)
   Deshabilitar la interrupción indicada por IRQn.
- void NVIC\_SetPriority(IRQn\_Type IRQn, uint32\_t priority)
   Ajustar la prioridad de la interrupción indicada por IRQn al valor indicado por priority.
- void NVIC\_ClearPendingIRQ(IRQn\_Type IRQn)
   Borrar una solicitud de interrupción pendiente.
- void <u>enable\_irq(void)</u>
   Habilitar interrupciones.
- void \_\_disable\_irq(void)
   Deshabilitar interrupciones.

# Fuentes de interrupción en el LPC4088 (1/2)

| Nº int. | IRQn_Type      | Nº excep. | Offset vector | Fuente                   |
|---------|----------------|-----------|---------------|--------------------------|
| 0       | $WDT_{-}IRQn$  | 16        | 0×40          | Watchdog                 |
| 1       | $TIMER0\_IRQn$ | 17        | 0×44          | Timer 0                  |
| 2       | $TIMER1\_IRQn$ | 18        | 0×48          | Timer 1                  |
| 3       | $TIMER2\_IRQn$ | 19        | 0×4C          | Timer 2                  |
| 4       | $TIMER3\_IRQn$ | 20        | 0×50          | Timer 3                  |
| 5       | $UART0\_IRQn$  | 21        | 0×54          | UART 0                   |
| 6       | $UART1_IRQn$   | 22        | 0×58          | UART 1                   |
| 7       | $UART2_IRQn$   | 23        | 0×5C          | UART 2                   |
| 8       | UART3_IRQn     | 24        | 0×60          | UART 3                   |
| 9       | PWM1_IRQn      | 25        | 0×64          | PWM 1                    |
| 10      | I2C0_IRQn      | 26        | 0×68          | I2C0                     |
| 11      | I2C1_IRQn      | 27        | 0×6C          | I2C1                     |
| 12      | I2C2_IRQn      | 28        | 0×70          | I2C2                     |
| 13      | _              | 29        | 0×74          | No usado                 |
| 14      | SSP0_IRQn      | 30        | 0×78          | SSP0                     |
| 15      | SSP1_IRQn      | 31        | 0×7C          | SSP1                     |
| 16      | PLL0_IRQn      | 32        | 0×80          | PLL0                     |
| 17      | RTC_IRQn       | 33        | 0×84          | RTC y monitor de eventos |
| 18      | $EINTO_IRQn$   | 34        | 0×88          | Int. externa EINT0       |
| 19      | EINT1_IRQn     | 35        | 0x8C          | Int. externa EINT1       |
| 20      | EINT2_IRQn     | 36        | 0×90          | Int. externa EINT2       |

# Fuentes de interrupción en el LPC4088 (2/2)

| Nº int. | IRQn_Type           | Nº excep. | Offset vector | Fuente             |
|---------|---------------------|-----------|---------------|--------------------|
| 21      | EINT3_IRQn          | 37        | 0×94          | Int. externa EINT3 |
| 22      | $ADC_{-}IRQn$       | 38        | 0×98          | ADC                |
| 23      | $BOD_{-}IRQn$       | 39        | 0×9C          | BOD                |
| 24      | $USB_{-}IRQn$       | 40        | 0×A0          | USB                |
| 25      | $CAN_{-}IRQn$       | 41        | 0×A4          | CAN                |
| 26      | $DMA_{-}IRQn$       | 42        | 0×A8          | Controlador DMA    |
| 27      | I2S_IRQn            | 43        | 0×AC          | I2S                |
| 28      | $ENET_{-}IRQn$      | 44        | 0×B0          | Ethernet           |
| 29      | $MCI_{-}IRQn$       | 45        | 0×B4          | Tarjeta SD         |
| 30      | $MCPWM\_IRQn$       | 46        | 0×B8          | Controlador motor  |
| 31      | $QEI_{-}IRQn$       | 47        | 0×BC          | Encoder cuadratura |
| 32      | $PLL1\_IRQn$        | 48        | 0×C0          | PLL1               |
| 33      | $USBActivity\_IRQn$ | 49        | 0×C4          | Actividad USB      |
| 34      | $CANActivity\_IRQn$ | 50        | 0×C8          | Actividad CAN      |
| 35      | UART4_IRQn          | 51        | 0×CC          | UART4              |
| 36      | SSP2_IRQn           | 52        | 0×D0          | SSP2               |
| 37      | $LCD_{-}IRQn$       | 53        | 0×D4          | Controlador LCD    |
| 38      | ${\sf GPIO\_IRQn}$  | 54        | 0×D8          | GPIO               |
| 39      | PWM0_IRQn           | 55        | 0×DC          | PWM0               |
| 40      | EEPROM_IRQn         | 56        | 0×E0          | EEPROM             |
| 41      | $CMPO_IRQn$         | 57        | 0×E4          | Comp. analógico 0  |
| 42      | CMP1_IRQn           | 58        | 0×E8          | Comp. analógico 1  |

# Manejadores de excepciones e interrupciones en C

- En la mayoría de microcontroladores las funciones manejadoras de excepción e interrupción necesitan características especiales.
- En cambio, el mecanismo de excepción e interrupciones de las CPU ARM Cortex permite que las funciones manejadoras de interrupciones sean funciones normales en C.
- Los nombres de las funciones de excepción e interrupción están predefinidos en los ficheros de inicialización CMSIS proporcionados por el fabricante del microcontrolador.
- Debemos definir nuestras funciones manejadoras de excepción e interrupción usando estos nombres.

#### Nombres de las funciones de excepción e interrupción del LPC4088

NMT Handler HardFault Handler MemManage\_Handler BusFault Handler UsageFault\_Handler SVC Handler PendSV\_Handler SysTick\_Handler DebugMon\_Handler WDT\_IRQHandler TIMERO\_IROHandler TIMER1\_IROHandler TIMER2\_IROHandler TIMER3\_IROHandler UARTO\_IROHandler UART1\_IROHandler UART2\_IROHandler UART3\_IROHandler PWM1\_IROHandler I2C0\_IROHandler I2C1\_IROHandler I2C2\_IROHandler SSP0\_IR0Handler SSP1\_IROHandler PLL0\_IR0Handler RTC\_IROHandler EINTO\_IROHandler EINT1\_IROHandler EINT2\_IROHandler EINT3\_IROHandler ADC\_IROHandler BOD\_IROHandler USB\_IROHandler CAN\_IROHandler DMA\_IROHandler I2S\_IROHandler ENET\_IROHandler MCI\_IROHandler MCPWM\_IROHandler OEI\_IROHandler PLL1\_IROHandler USBActivity\_IROHandler CANActivity\_IRQHandler UART4\_IROHandler SSP2\_IROHandler LCD\_IROHandler GPIO\_IROHandler PWM0\_IRQHandler EEPROM\_IRQHandler

# Interrupciones de los timers

